Navigation



Abgeschlossene Arbeiten

2017
  • Design und Verifikation einer kundenspezifischen BKP IP
  • Design und Verifikation einer kundenspezifischen OH IP
  • Design und Verifikation von Komponenten eines FM/PM/Protection FPGA
  • Entwicklung Verwaltungskomponennten Kundensoftware
2016
  • Test Kommunikationsinfrastruktur Kundensoftware
  • Implementierung FPGA-basierter Scantest für automatisches Burn-In Test System
  • Entwicklung einer komplexen elektronischen Reglerbaugruppe
  • Entwicklung einer kamerabasierten Labelerfassung für Logistiker
  • Implementierung PCIe FPGA Schnittstelle für automatisches Burn-In Test System
2015
  • Entwicklung eines kamerabasierten Farbprüfsystems für lackierte Fahrzeugteile
  • Design und Verifikation von Komponenten eines OTN Overhead/Protection FPGA
  • Anpassung Objekterfassung an Microsoft Kinect ® V2 Sensor
  • FPGA Testboard zur Validierung von ASIC High Speed Interfaces
2014
  • Optische Objekterfassung mittels Microsoft Kinect ® Sensor
  • Erweiterung eines Pattern Generator Moduls für ein modulares Messsystem
  • Bus Hub für ein kundenspezifisches modulares Halbleitertestsystem
  • HW Design und Verifikation eines 2.9Tbit Cross Connect ASIC
  • Pattern Generator Modul für ein kundenspezifisches modulares Messsystem
2013
  • I2C Variante eins automatischen Burn-In Test Systems in der Halbleiterproduktion
  • Integration von FPGA in ein LTX Credence basiertes Testsystem zum automatischen Hableiter- und Baugruppentest
  • Webbasierte Auswertung für ein Mobile Devices Testsystem
  • FPGA Implementierung Lukas-Kanade Methode zur Bildverarbeitung
  • FPGA Implementierung Harrisdetektor zur Bildverarbeitung
  • Erweiterung FPGA basierter SPI Controller inkl. I2C Bridge
  • Erweiterung FPGA basierter Flash Controller und FPGA Programmer
  • Realisierung FPGA basierter SPI Controller inkl. I2C Bridge
  • HW-Design, Verifikation und Validierung von Komponenten eines 60G OTN De/Mapper FPGA
  • Erweiterung automatisches Burn-In Test Systems in der Halbleiterproduktion
2012
  • FPGA Implementierung Harris Corner Detector zur Bildverarbeitung
  • Signal Integrity Simulation in Multi-PCB Projekten
2011
  • Ugrade SDH Communication Controller
  • Aufbau Teradyne J750 RFID Testbibliothek
  • Verifikation 240G Matrix ASIC für SDH, SONET, OTN
  • Inbetriebnahme und Optimierung FPGA basierter 20 x 6G Interconnect
2010
  • Erweiterung SPI/MDIO Controller FPGA
  • Erweiterung OTN Configuration and Defect Collector FPGA
2009
  • HW Design, Verifikation und Validierung von Komponenten eines SDH/OTN OH Processor FPGA
  • HW Design und Verifikation von Komponenten eines 60G Frame Adapter ASIC
  • Entwicklung eines UMTS-Test-Environment
2008
  • HW Design und Verifikation von Komponenten eines 800G Cross Connect ASIC
  • HW Design und Verifikation von LTE- und UMTS-Komponenten
  • Entwicklung einer Management-Lösung für mobile Netzwerkknoten
  • Entwicklung und Verifikation einer SENT/PWD-Schnittstelle
  • Verifikation von ASIC-Komponenten eines "High-Speed" Kommunikationssystems Version 2
2007
  • Spezifikation, Entwicklung und Verifikation von ASIC- und FPGA-Komponenten eines "High-Speed"-Kommunikationssystems Version 1,
  • Erstellung von SyncML-Profilen
2006
  • Studie zu Electronic System Level - Stand und Möglichkeiten (2006)
 

Firmenprofil